Source file: /~heha/hs/kcemu/kcswberg.zip/DISK/PORTS.TXW

é
îèÅInterner Speicher/PortsÇàâì

îëInterne "Modul"-Adressenåâ

00H  - RAM0 (ab	Adresse	0000H)
01H  - IRM
02H  - ROMC - Bl|cke (ab C000H)
03H  - RAM8 - Bl|cke (ab 8000H)
04H  - RAM4 (ab	Adresse	4000H)

îëPIO Port A (Adresse 88H, 136)åâ					      n&
ormal

Bit 0 -	CAOS-ROM E							 1=ein 1
Bit 1 -	RAM0								 1=ein 1
Bit 2 -	IRM								 1=ein 1
Bit 3 -	Schreibschutz RAM0						 1=aus 1
Bit 4 -	Keyboard Out, nicht benutzt					       0
Bit 5 -	LED <TAPE> bei 85/3, LED <SYSTEM> bei 85/4			       0
Bit 6 -	Motorschaltspannung f}r	Recorder			   1=Motor ein 0
Bit 7 -	ROM C (z.B. BASIC)				1=ein !	85/3: 1, 85/4: 0

îëPIO Port B (Adresse 89H, 137)åâ

Bit 0 -	) ! 85/4: R}cksetzen Tonausgabeflipflops,		  0=kein Ton   1
Bit 1 -	)								       0
Bit 2 -	) Lautst{rkeregelung f}r Tonausgabe, low-aktiv			       0
Bit 3 -	)								       0
Bit 4 -	)								       1
Bit 5 -	RAM8								 1=ein 1
Bit 6 -	Schreibschutz RAM8						 1=aus 1
Bit 7 -	Blinken	Vordergrundfarbe ein/aus				 1=ein 1

îëNur 85/4: Ausgabekanal 84H, 132 bzw. (IX+01),	497åâ

Bit 0 -	Anzeige	Bild 0 oder 1					       0=Bild0 0
Bit 1 -	Zugriff	auf Pixel oder Farbe				       0=Pixel 0
Bit 2 -	Zugriff	auf Bild 0 oder	1				       0=Bild0 0
Bit 3 -	Hohe Farbaufl|sung ein/aus					 1=aus 1
Bit 4 -	) RAM8-Segment-Nr. eines 256-KBYTE-RAM				       0
Bit 5 -	) (Normale 85/4-Ausstattung: 64-KBYTE-RAM)			       1
Bit 6 -	) (Bits	=0 -> Zugriff identisch	wie RAM0)			       0
Bit 7 -	) (Bits	=1 -> Zugriff identisch	wie RAM4)			       0

îëNur 85/4: Ausgabekanal 86H, 134 bzw. (IX+04),	500åâ

Bit 0 -	RAM4								 1=aus 1
Bit 1 -	Schreibschutz RAM4						       1
Bit 2 -	frei )								       0
Bit 3 -	frei ) (evtl. BORDER)						       0
Bit 4 -	frei )								       0
Bit 5 -	) ROMC-Segment-Nr. eines 32-KBYTE-ROM				       1
Bit 6 -	) (BASIC steht dann im Segment 3)				       1
Bit 7 -	CAOS-ROM C (siehe unten) wird vom Betriebssystem automatisch verwaltet
	und im Normalfall abgeschaltet (SWITCH nicht m|glich)		 1=ein 0

Der  KC85/4 ist	f}r die	Best}ckung mit 256-KByte-dRAMs sowie mit einem 32-KByte-
ROMC-(EP)ROM  und  einem  8-KByte-CAOS-ROM-C-(EP)ROM  vorgesehen. Diese	Reserven
wurden nur teilweise ersch|pft,	stattdessen sind eingebaut:
	       Hauptspeicher  geplant 256-KByte-dRAMs,	eingebaut 64-KByte-dRAMs
	       ROMC	      geplant  32-KByte-ROM,	eingebaut  8-KByte-BASIC
	       CAOS-ROM	C     geplant	8-KByte-ROM,	eingebaut  4-KByte-ROM
MC	      geplant  32-KByte-ROM,	eingebaut  8-KByte-BASIC
	       CAOS-ROM	C     ge